#author("2017-12-28T11:49:24+00:00","default:admin","admin")
#author("2018-11-24T07:54:55+00:00","default:admin","admin")
-[[RISC-V Foundation:http://riscv.org/]]

-[[日本でも世界でも注目を集める「RISC-V」:https://news.mynavi.jp/series/risc_v]]
--[[注目を集める新しいRISCアーキテクチャ「RISC-V」:https://news.mynavi.jp/article/risc_v-1/]]
--[[RISC-Vが目指すもの:https://news.mynavi.jp/article/risc_v-2/]]
--[[RISC-Vの基本命令:https://news.mynavi.jp/article/risc_v-3/]]
--[[RISC-Vの実力はどの程度なのか:https://news.mynavi.jp/article/risc_v-4/]]

-[[海外で急激に盛り上がる新CPU命令アーキテクチャ「RISC-V」:https://pc.watch.impress.co.jp/docs/column/kaigai/1094808.html]]
-[[RISC-V Day 2017 Tokyo:https://riscv.tokyo]]

-[[元TransmetaのDitzel氏が新会社で4,000コア以上のRISC-V CPUを発表:https://pc.watch.impress.co.jp/docs/column/kaigai/1093844.html]]

*プロセッサ [#d6852498]
-[[Rocket:https://github.com/freechipsproject/rocket-chip]]
-[[BOOM:https://github.com/ucb-bar/riscv-boom]]
-[[lowRISC:http://www.lowrisc.org]]
-[[Freedom:https://github.com/sifive/freedom]]
-[[SCR1:https://github.com/syntacore/scr1]]

*CPUボード [#yf135832]
**[[Sipeed MAIX:https://www.indiegogo.com/projects/sipeed-maix-the-world-first-risc-v-64-ai-module/x/16080401#/]] [#o804e25f]
-[[64bit RISC-Vデュアルコア+KPU——25.4×25.4mmでAIエッジコンピューティングに適した「Sipeed MAIX」:https://fabcross.jp/news/2018/20181122_riscv64_sipeedmaix.html]]

**[[HiFive1:https://www.sifive.com/products/hifive1/]] [#t7109358]
-[[HiFive1(Arduino互換RISC-Vボード) を動かしてみる:https://qiita.com/mune10/items/2d62d48d92915d5105ba]]
-[[HiFive1 の環境セットアップとサンプル実行:http://msyksphinz.hatenablog.com/entry/2017/03/11/115556]]
-[[RISC-Vなマイコンボード (HiFive1) を試す:http://blog.kemushicomputer.com/2017/02/risc-v-hifive1.html]]

*開発 [#ge518f29]
**Go [#ea5d7e1d]
-[[riscv-go:https://github.com/riscv/riscv-go]]


トップ   新規 一覧 単語検索 最終更新   ヘルプ   最終更新のRSS