FPGA/Intel
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
*FPGAシリーズ [#z7cb2202]
**Stratix® シリーズ [#tc46500e]
-帯域幅と集積度が業界最高であり、ハイエンド・アプリケーシ...
-[[Intel、UPIとPCIe Gen4に対応したFPGA「Stratix 10」の出...
**Arria® シリーズ [#s124471d]
-トランシーバー・ベースのミッドレンジ・アプリケーションに...
**Cyclone® シリーズ [#f1e29c4b]
-コストと消費電力が業界最小であり、コストを重視する量産ア...
-Cyclone 10 ... 2017年発表
-[[Cyclone V:https://www.altera.co.jp/products/fpga/cyclo...
-[[Cyclone IV:https://www.altera.co.jp/products/fpga/cycl...
-[[Cyclone III:https://www.altera.co.jp/products/fpga/cyc...
**MAX 10 シリーズ [#hff0156e]
-FPGA のアーキテクチャーと CPLD の不揮発性を兼ね備えている
*MAX10 [#o278002c]
-[[Intel® MAX® 10 FPGA Device Overview:https://www.altera...
-[[MAX10 FPGAで学ぶ FPGA開発入門:https://www.altera.co.jp...
-[[MAX 10 - Overview - Altera:https://www.altera.co.jp/pr...
-[[インテル® MAX® 10 FPGA 開発キット:https://www.altera.c...
-[[マルツパッケージ MAX10 FPGA入門基板 好評発売中です:htt...
-[[MAX 10 FPGAで学ぶFPGA開発入門:http://monoist.atmarkit....
-[[もっと知りたい! 「MAX 10 FPGA」:https://www.altima.jp...
*Cyclone10 [#pa545f6c]
-GXとLPの2種類、性能は全然違う
**[[インテル® Cyclone® 10 GX FPGA 開発キット:https://www....
**[[インテル® Cyclone® 10 LP FPGA 評価キット:https://www....
-[[Cyclone10 LP評価キット【EK-10CL025U256】:https://www.m...
-ロジックエレメント数25000
-M9Kメモリブロック数66
-M9Kメモリサイズ594Kb
-DSPブロック数66
-PLL数4
-フラッシュメモリ書き込み用としてMAX10を搭載
-外部機器とのインターフェース
--Arduino UNO互換シールドコネクタ
--Pmodコネクタ
--GPIO
-無償の[[Quartus Prime Lite Edition:http://dl.altera.com/...
*Cyclone V [#w609db39]
**開発ボード [#d0e67c40]
***[[DE10-Nano:http://www.terasic.com.tw/cgi-bin/page/arc...
-[[Terasic Technologies DE10-Nano 開発キット:https://www....
-[[Terasic Inc. P0496:https://www.digikey.jp/product-deta...
-[[DE10-Nanoを買った:http://misodengaku.hatenablog.com/en...
***[[DE10-Lite:http://www.terasic.com.tw/cgi-bin/page/arc...
-[[P0466 Terasic Inc. | 開発ボード、キット、プログラマ | ...
***DE0-CV [#yc6c3320]
-Cyclone V E
-[[Cyclone V Device Overview:https://www.altera.com/conte...
-[[Cyclone Vを搭載したFPGA開発キットDE0-CV【P0192】:https...
***DE0-Nano [#w02213a2]
-[[DE0-NANO開発ボード【P0082】:https://www.marutsu.co.jp/...
***DE0-Nano-SoC [#x9cde300]
-[[DE0-Nano-SoC Board【P0286_0A】:https://www.marutsu.co....
***[[DE1-SoC:http://www.terasic.com.tw/cgi-bin/page/archi...
-[[DE1-SOC(ARM + FPGA) ARCHIVE:http://elelab-net.com/hobb...
-[[磯野ー! SoC FPGAやろうぜ!:https://qiita.com/kkumt93/i...
*その他 [#q31ef3a3]
-[[Altera SoC FPGA ボード選び:https://qiita.com/kwi/items...
*開発環境 [#md785133]
**[[Quartus Prime:https://www.altera.co.jp/products/desig...
-[[Altera(Intel)のFPGA開発ツール「Quartus Prime」をUbuntu...
-[[intelFPGAのQuartus Prime Lite Edition(version 17.1)をU...
***インストール [#w7081e62]
-[[ダウンロードページ:https://www.altera.co.jp/products/d...
-「個別ファイル」タブをクリック
-以下にチェックを入れて「選択したファイルをダウンロード」...
--Quartus Prime (includes Nios II EDS)
--Cyclone V device support
--MAX 10 FPGA device support
-インストーラに実行権限を与えて実行
$ chmod 755 QuartusLiteSetup-***-linux.run
***環境変数の設定 [#s064c887]
-インストール後、コマンドラインでも起動できるように .prof...
PATH=$PATH:$HOME/intelFPGA_lite/17.1/quartus/bin
PATH=$PATH:$HOME/intelFPGA_lite/17.1/modelsim_ase/linuxa...
export QSYS_ROOTDIR="$HOME/intelFPGA_lite/17.1/quartus/s...
***USB Blaster用の設定 [#r8326d5d]
$ sudo vi /etc/udev/rules.d/99-alterablaster.rules
-以下を記載して保存
SUBSYSTEM=="usb", ATTRS{idVendor}=="09fb", MODE="0666"
$ sudo udevadm control --reload-rules
**[[DE10-Lite CD:http://de10-lite.terasic.com/cd]] [#i4ec...
*参考資料 [#a30cb05d]
-[[【改訂2版】FPGAボードで学ぶ 組込みシステム開発入門[In...
終了行:
*FPGAシリーズ [#z7cb2202]
**Stratix® シリーズ [#tc46500e]
-帯域幅と集積度が業界最高であり、ハイエンド・アプリケーシ...
-[[Intel、UPIとPCIe Gen4に対応したFPGA「Stratix 10」の出...
**Arria® シリーズ [#s124471d]
-トランシーバー・ベースのミッドレンジ・アプリケーションに...
**Cyclone® シリーズ [#f1e29c4b]
-コストと消費電力が業界最小であり、コストを重視する量産ア...
-Cyclone 10 ... 2017年発表
-[[Cyclone V:https://www.altera.co.jp/products/fpga/cyclo...
-[[Cyclone IV:https://www.altera.co.jp/products/fpga/cycl...
-[[Cyclone III:https://www.altera.co.jp/products/fpga/cyc...
**MAX 10 シリーズ [#hff0156e]
-FPGA のアーキテクチャーと CPLD の不揮発性を兼ね備えている
*MAX10 [#o278002c]
-[[Intel® MAX® 10 FPGA Device Overview:https://www.altera...
-[[MAX10 FPGAで学ぶ FPGA開発入門:https://www.altera.co.jp...
-[[MAX 10 - Overview - Altera:https://www.altera.co.jp/pr...
-[[インテル® MAX® 10 FPGA 開発キット:https://www.altera.c...
-[[マルツパッケージ MAX10 FPGA入門基板 好評発売中です:htt...
-[[MAX 10 FPGAで学ぶFPGA開発入門:http://monoist.atmarkit....
-[[もっと知りたい! 「MAX 10 FPGA」:https://www.altima.jp...
*Cyclone10 [#pa545f6c]
-GXとLPの2種類、性能は全然違う
**[[インテル® Cyclone® 10 GX FPGA 開発キット:https://www....
**[[インテル® Cyclone® 10 LP FPGA 評価キット:https://www....
-[[Cyclone10 LP評価キット【EK-10CL025U256】:https://www.m...
-ロジックエレメント数25000
-M9Kメモリブロック数66
-M9Kメモリサイズ594Kb
-DSPブロック数66
-PLL数4
-フラッシュメモリ書き込み用としてMAX10を搭載
-外部機器とのインターフェース
--Arduino UNO互換シールドコネクタ
--Pmodコネクタ
--GPIO
-無償の[[Quartus Prime Lite Edition:http://dl.altera.com/...
*Cyclone V [#w609db39]
**開発ボード [#d0e67c40]
***[[DE10-Nano:http://www.terasic.com.tw/cgi-bin/page/arc...
-[[Terasic Technologies DE10-Nano 開発キット:https://www....
-[[Terasic Inc. P0496:https://www.digikey.jp/product-deta...
-[[DE10-Nanoを買った:http://misodengaku.hatenablog.com/en...
***[[DE10-Lite:http://www.terasic.com.tw/cgi-bin/page/arc...
-[[P0466 Terasic Inc. | 開発ボード、キット、プログラマ | ...
***DE0-CV [#yc6c3320]
-Cyclone V E
-[[Cyclone V Device Overview:https://www.altera.com/conte...
-[[Cyclone Vを搭載したFPGA開発キットDE0-CV【P0192】:https...
***DE0-Nano [#w02213a2]
-[[DE0-NANO開発ボード【P0082】:https://www.marutsu.co.jp/...
***DE0-Nano-SoC [#x9cde300]
-[[DE0-Nano-SoC Board【P0286_0A】:https://www.marutsu.co....
***[[DE1-SoC:http://www.terasic.com.tw/cgi-bin/page/archi...
-[[DE1-SOC(ARM + FPGA) ARCHIVE:http://elelab-net.com/hobb...
-[[磯野ー! SoC FPGAやろうぜ!:https://qiita.com/kkumt93/i...
*その他 [#q31ef3a3]
-[[Altera SoC FPGA ボード選び:https://qiita.com/kwi/items...
*開発環境 [#md785133]
**[[Quartus Prime:https://www.altera.co.jp/products/desig...
-[[Altera(Intel)のFPGA開発ツール「Quartus Prime」をUbuntu...
-[[intelFPGAのQuartus Prime Lite Edition(version 17.1)をU...
***インストール [#w7081e62]
-[[ダウンロードページ:https://www.altera.co.jp/products/d...
-「個別ファイル」タブをクリック
-以下にチェックを入れて「選択したファイルをダウンロード」...
--Quartus Prime (includes Nios II EDS)
--Cyclone V device support
--MAX 10 FPGA device support
-インストーラに実行権限を与えて実行
$ chmod 755 QuartusLiteSetup-***-linux.run
***環境変数の設定 [#s064c887]
-インストール後、コマンドラインでも起動できるように .prof...
PATH=$PATH:$HOME/intelFPGA_lite/17.1/quartus/bin
PATH=$PATH:$HOME/intelFPGA_lite/17.1/modelsim_ase/linuxa...
export QSYS_ROOTDIR="$HOME/intelFPGA_lite/17.1/quartus/s...
***USB Blaster用の設定 [#r8326d5d]
$ sudo vi /etc/udev/rules.d/99-alterablaster.rules
-以下を記載して保存
SUBSYSTEM=="usb", ATTRS{idVendor}=="09fb", MODE="0666"
$ sudo udevadm control --reload-rules
**[[DE10-Lite CD:http://de10-lite.terasic.com/cd]] [#i4ec...
*参考資料 [#a30cb05d]
-[[【改訂2版】FPGAボードで学ぶ 組込みシステム開発入門[In...
ページ名: